שם המרצה
מרצה קורס הכנה לראיונות בתכן לוגי
בוגר תואר ראשון בהנדסת חשמל בטכניון, החל את הקריירה המקצועית בחברת אלביט מערכות במשרת סטודנט בשנת 2011.
באלביט עסק בתכן לוגי לעיבוד תמונה במשך 7 שנים. הוביל רכיבי FPGA משלב תכנון הארכיטקטורה, מימוש הבלוקים בשפת VHDL, עבודה שוטפת עם צוות הוריפיקציה, דרך ביצוע האינטגרציה בין הבלוקים ועד לצריבה ובדיקת הרכיב במעבדה.
הוענקה לו תעודת הערכה על תרומתו הרוחבית לפרויקט בשנת 2015. זכה בתואר מצטיין מחלקת logic design בשנת 2016.
העבודה המגוונת באלביט מערכות עיצבה את עידו למהנדס מוכשר ורחב אופקים.
התחנה הבאה בקריירה המקצועית הייתה זאת אינטל.
באינטל החל לעבוד בשנת 2018 בצוות תכן לוגי בתפקיד ASIC senior logic design engineer ועסק בכתיבת קוד verilog בפיתוח מעבדים.
ראיין עשרות מועמדים למספר משרות באינטל ובאלביט.
הצוות גדל והתרחב במהירות ועידו הקים תוכנית חניכה עבור המהנדסים החדשים שהגיעו לצוות.
התשוקה ללימוד, להדרכה ולשיתוף הידע היא הקו המנחה בעבודתו היומיומית.
כיום עידו הוא ראש צוות פיתוח תכן לוגי ומוביל צוות שעובד במספר פרויקטים במקביל.
עידו חתום על פטנט אחד מטעם אינטל.

